音頻PLL計(jì)算工具是一款LPC1800 音頻PLL計(jì)算工具,PC1800系列ARM是基于第二代Cortex-M3內(nèi)核的微控制器,可用于嵌入式應(yīng)用,為系統(tǒng)提供更強(qiáng)大的性能,例如低功耗、增強(qiáng)的調(diào)試特性和對(duì)高級(jí)功能模塊的集成。LPC1800系列ARM的工作頻率高達(dá)180MHz,采用3級(jí)流水線和哈佛結(jié)構(gòu),帶有獨(dú)立的本地指令和數(shù)據(jù)總線以及用于外設(shè)的第三條總線。并包含一個(gè)內(nèi)部預(yù)取指單元,支持隨機(jī)跳轉(zhuǎn)的分支操作。
產(chǎn)品特性
處理器內(nèi)核
ARM Cortex-M3處理器,可在高達(dá)180MHz的頻率下運(yùn)行;
ARM Cortex-M3內(nèi)置存儲(chǔ)器保護(hù)單元(MPU),支持8個(gè)區(qū)域;
ARM Cortex-M3內(nèi)置嵌套向量中斷控制器(NVIC);
非可屏蔽中斷(NMI)輸入;
具有JTAG和串行線調(diào)試、串行跟蹤、八個(gè)斷點(diǎn)和四個(gè)觀察點(diǎn);
支持ETM和ETB;
系統(tǒng)節(jié)拍定時(shí)器。
片內(nèi)存儲(chǔ)器
1MB片內(nèi)Flash程序存儲(chǔ)器;
200KB的SRAM,用于存儲(chǔ)代碼和數(shù)據(jù);
2個(gè)帶獨(dú)立總線訪問(wèn)的32KB SRAM塊,2個(gè)SRAM塊可分別斷電;
64KB的ROM,包含引導(dǎo)程序和片內(nèi)軟件驅(qū)動(dòng);
128位的一次性可編程(OTP)存儲(chǔ)器,供用戶使用。
時(shí)鐘產(chǎn)生單元
晶體振蕩器的操作頻率為1MHz~25MHz;
12MHz內(nèi)部RC振蕩器精度為1%;
極低功耗的RTC晶體振蕩器;
3個(gè)PLL允許CPU在最大的頻率下工作而無(wú)需高頻晶體,第1個(gè)PLL可用于USB,第3個(gè)PLL可用于音頻鎖相環(huán);
時(shí)鐘輸出。
串行接口
四線SPI Flash接口(SPIFI),傳輸速率高達(dá)80Mbps/通道;
1個(gè)具有RMII和MII接口的10/100M以太網(wǎng)接口,支持DMA傳輸實(shí)現(xiàn)高吞吐量;
1個(gè)高速USB 2.0 Host/ Device /OTG接口,帶有片內(nèi)PHY,支持DMA傳輸;
1個(gè)高速USB 2.0 Host/ Device接口,帶有片內(nèi)全速PHY和支持片外高速PHY的ULPI接口;
4個(gè)支持550模式和DMA傳輸?shù)腢ART:其中一個(gè)UART具有完整的調(diào)制解調(diào)器接口;一個(gè)UART具有IrDA接口;三個(gè)UART支持同步模式和符合ISO7816規(guī)范的智能卡接口;
2個(gè)單通道C_CAN 2.0B控制器;
2個(gè)帶FIFO和多協(xié)議支持的SSP控制器,支持DMA傳輸;
1個(gè)帶有監(jiān)控模式和開(kāi)漏I/O引腳、支持快速加模式的 I2C總線接口,符合I2C總線規(guī)范,傳輸據(jù)速率高達(dá)1Mbit/s;
1個(gè)帶有監(jiān)控模式和標(biāo)準(zhǔn)I/O引腳、支持快速加模式的 I2C總線接口,傳輸據(jù)速率高達(dá)1Mbit/s;
2個(gè)單輸入單輸出的I2S接口,支持DMA傳輸。
數(shù)字外設(shè)
外部存儲(chǔ)器控制器(EMC)支持外部SRAM、ROM、Flash和SDRAM器件;
LCD控制器可編程支持高達(dá)1024H×768V分辨率的LCD,支持單色及彩色STN面板和TNT彩色面板,支持1/2/4/8 bpp的顏色查找表和16/24位直接像素映射,支持DMA傳輸;
SD卡接口;
八通道通用DMA(GPDMA)控制器,可訪問(wèn)AHB上的所有存儲(chǔ)器和所有支持DMA的AHB從機(jī);
通用輸入復(fù)用器陣列;
高達(dá)164個(gè)通用I/O管腳,可配置上拉/下拉電阻和開(kāi)漏模式;
兩組GPIO中斷單元;
高達(dá)8個(gè)GPIO管腳可配置為電平或跳變觸發(fā)中斷;
GPIO寄存器位于AHB上,便于快速訪問(wèn),支持DMA傳輸;
可配置定時(shí)器子系統(tǒng)(SCT);
4個(gè)具有捕獲和匹配功能的通用定時(shí)器/計(jì)數(shù)器;
1個(gè)用于三相電動(dòng)機(jī)控制的MCPWM;
1個(gè)正交編碼器接口(QEI);
重復(fù)中斷定時(shí)器(RIT);
窗看門(mén)狗定時(shí)器;
極低功耗實(shí)時(shí)時(shí)鐘(RTC),位于獨(dú)立電源域上,帶有256個(gè)字節(jié)電池供電的備用寄存器;
三通道輸入的事件記錄器;
報(bào)警定時(shí)器,可電池供電。
模擬外設(shè)
1個(gè)10位的DAC,支持DMA傳輸,數(shù)據(jù)轉(zhuǎn)換速率為400KSamples/s;
2個(gè)10位的ADC,支持DMA傳輸,數(shù)據(jù)轉(zhuǎn)換速率為400KSamples/s。
安全性
AES解密引擎;
2個(gè)128位的安全OTP存儲(chǔ)器,用于AES密鑰存儲(chǔ),可供用戶使用;
隨機(jī)數(shù)發(fā)生器(RNG)可以通過(guò)AES的API訪問(wèn);
每顆芯片具有唯一的ID。
電源
單個(gè)3.3V的(2.0V~3.6V)電源供電,通過(guò)片內(nèi)DC-DC轉(zhuǎn)換器給內(nèi)核以及RTC電源域供電;
RTC電源域可單獨(dú)由一個(gè)3V的電池來(lái)供電;
四種低功耗模式:睡眠、深度睡眠、掉電和深度掉電模式;
各個(gè)外設(shè)產(chǎn)生的喚醒中斷可以將CPU從睡眠模式喚醒;
外部中斷和采用RTC電源域中電池供電模塊產(chǎn)生的喚醒中斷可以將CPU從深度睡眠、掉電和深度掉電模式中喚醒;
帶四個(gè)獨(dú)立閾值的掉電檢測(cè),用于中斷和強(qiáng)制復(fù)位;
上電復(fù)位(POR)。
封裝
LQFP 144/208和BGA 100/180/256封裝。
特別說(shuō)明
概述根據(jù)示例實(shí)施方案,由傳聲器的一個(gè)可變電氣參數(shù),通常是一個(gè)可變電容,在頻率上控制變頻振蕩器。頻率調(diào)制的信號(hào)被傳送給一個(gè)直接的數(shù)字鑒頻器,該鑒頻器產(chǎn)生在期望語(yǔ)音采樣率下瞬時(shí)頻率的數(shù)字表示。數(shù)字鑒頻器可以通過(guò),例如將振蕩器信號(hào)連同參考頻率一起傳送給直流(Direct)相位數(shù)字化電路,并計(jì)算相對(duì)于參考頻率的振蕩器瞬時(shí)相位序列來(lái)形成。然后,該相位序列被傳送給數(shù)字鎖相環(huán)(或者對(duì)其進(jìn)行數(shù)值微分)來(lái)產(chǎn)生表示瞬時(shí)頻率,并且因而表示語(yǔ)音波形的二進(jìn)制字序列。因?yàn)槌亲鳛楦唠娖降念l率調(diào)制的載波,低值的語(yǔ)音波形基本上沒(méi)有進(jìn)入集成電路,該技術(shù)基本上避免了由于高速隨機(jī)邏輯電路例如微處理器和片上運(yùn)行的DSP造成的噪聲。